詳細介紹
LVDS信號發(fā)生器AG5119特征:
1. V-by-one 輸出:
? 通道:1Lane,、2Lane,、4Lane、8Lane,、16Lane
? Section: 1,、2,、4
? 位寬:8bit、10bit
? 格式:JEIDA
2. LVDS 輸出:
? 通道:單通道,、雙通道,、四通道;
? Section: 1,、2,、4
? 位寬:6bit、8bit,、10bit;
? 格式:JEIDA,、VESA,;
3. 控制輸出:
? 通道:Dout1~Dout4、2D/3D,、LR,、BL_EN、DBL_EN,、PWM
? 類型:邏輯電平 0~3.3V
4. 遙控輸入:
? 可設置三個鍵用于切換測試圖與信號輸出開關控制:“下一張”,、“上一張”、“開關”,,
? 三個鍵可通過學習設置
5. 測試圖:
? 內置多 24 張測試圖,,參考附錄 1
? 外置的測試圖放在 SD 卡根目錄下的“測試圖”文件夾中,
? 每個模組參數多可以選擇 32 張測試圖
6. 上電,、掉電時序控制
? 控制項目:LVDSVCC,、BLVCC、LVDS 或 V-by-One 信號,、控制輸出
? 間隔時間:5mS~500mS,,精度為 5mS
LVDS信號發(fā)生器AG5119配有一個上位機軟件,用于編輯99組模組參數文件:
LVDS信號發(fā)生器AG5119是16 Lane V-by-one 信號發(fā)生器可產生多 16 Lane 10bit 的 V-by-one 圖像信號和多四通道 10bit 的 LVDS 圖像信號,,可輸出多 6 位特殊功能邏輯信號,,可預存 99 個機種型號的參數信息,每個機種型號可播放 32 張測試圖,。